快速业务通道

SDRAM工作原理及S3C2410 SDRAM控制器配置方法(2)

作者 佚名技术 来源 Linux系统 浏览 发布时间 2012-04-16
IP时需要详细了解这些状态机的过程.而一般开发人员以了解为主.

图5-1 SDRAM状态机

下面将结合上图及SDRAM的指令来分析SDRAM的控制时序

2、SDRAM single模式读时序

SDRAM初始化主要是由设置S3C2410 SDRAM控制器的模式寄存器(MRSR)完成的.主要设定了SDRAM的burst长度、CAS延时时间、突发类型等.然后就可以进行读写操作了.

下图是S3C2410以single方式读SDRAM时的时序.

对照HY57V5620的命令表,列出single read 命令实现过程.

CLK

SCKE

A10/AP

nGCSx

nSRAS

nSCAS

nWE

命令

备注

1

1

X

1

1

1

1

空操作(NOP)

2

HZ

HZ

HZ

HZ

进入Clock suspend

Note 1

Note1:在第10个时钟周期时,SKE从1变为’HZ’(高阻).我想此时SCKE从1变为高阻对于SDRAM来说相当于从1->0吧,看了一遍HY57V5620手册,这个想法没有得到确认.但也只能这么理解了,不然后面都说不通了.我想之变为高阻而不是低电平,是S3C2410要放弃自己对总线控制.
结合HY57V5620手册分析一下此时SDRAM会进入什么状态.

下图是CKE Enable(CKE) 真值表.

在第10个时钟周期时,SDRAM处于行激活状态.此时SCKE由1->0, 根据真值表可以得出系统会进入Clock suspend状态

六、总结

本文分析了SDRAM的工作原理、介绍了HY57V561620及其与S3C2410的接线原理、S3C2410 SDRAM控制器的配置方法、及部分SDRAM的控制时序分析.有些地方理解的不够深刻,欢迎大家指正.

凌众科技专业提供服务器租用、服务器托管、企业邮局、虚拟主机等服务,公司网站:http://www.lingzhong.cn 为了给广大客户了解更多的技术信息,本技术文章收集来源于网络,凌众科技尊重文章作者的版权,如果有涉及你的版权有必要删除你的文章,请和我们联系。以上信息与文章正文是不可分割的一部分,如果您要转载本文章,请保留以上信息,谢谢!

分享到: 更多

Copyright ©1999-2011 厦门凌众科技有限公司 厦门优通互联科技开发有限公司 All rights reserved

地址(ADD):厦门软件园二期望海路63号701E(东南融通旁) 邮编(ZIP):361008

电话:0592-5908028 传真:0592-5908039 咨询信箱:web@lingzhong.cn 咨询OICQ:173723134

《中华人民共和国增值电信业务经营许可证》闽B2-20100024  ICP备案:闽ICP备05037997号